Want to create interactive content? It’s easy in Genially!

Get started free

TELEVISION PRESENTATION

Afonso de Alexandre Azevedo

Created on November 26, 2024

Start designing with a free template

Discover more than 1500 professional designs like these:

Transcript

cOMEÇAR

Escola Secundária de Vouzela AC 11ºC 03/12/2024

Afonso Azevedo Nº1 Rodrigo Almeida Nº7

FUNCIONAMENTO INTERNO DOS MICROPROCESSADORES

sEGUINTE

  • Qual a principal função dos registos internos; Quais as etapas de execução de um programa; Qual a função da ALU e UC;
  • Memória Cache (L1, L2 e L3);
  • Técnicas de processamento paralelo (pipelining e hiperthreadding);
  • Processadores de vários núcleos e Tipos de microprocessadores (CISC e RISC);
  • FBS (Front Side Bus); Hypertransport (AMD); Quickpath Interconnect (QPI-Intel);
  • Organização do sistema de E/S.

Temas a abordar

sEGUINTE

  • Função dos registos internos: Armazenar temporariamente dados e instruções utilizadas pelo processador.
  • Etapas de execução de um programa: Este busca, decodificação, execução e armazenamento do resultado.
  • Função da ALU: Realizar operações aritméticas e lógicas.
  • Função da UC: Controlar a execução das instruções e coordenar os componentes do sistema.

Principais funções dos registos internos e qual a função da ALU e UC

sEGUINTE

  • Cache L1: Memória mais rápida e próxima do processador, com capacidade limitada.
  • Cache L2: Intermediária em velocidade e capacidade, serve de ponte entre L1 e L3.
  • Cache L3: Maior e mais lenta, compartilhada entre os núcleos do processador.

Memória Cache (L1, L2 e L3)

sEGUINTE

  • Pipelining: Divide tarefas em etapas, executando-as simultaneamente em diferentes unidades de processamento.
  • Hyper-Threading: Permite que um núcleo físico funcione como dois lógicos, processando múltiplos threads ao mesmo tempo para melhorar a eficiência.

Técnicas de processamento paralelo (pipelining e hiper-threadding)

sEGUINTE

  • CISC (Complex Instruction Set Computing): Utiliza instruções complexas, otimizando operações em menor número de ciclos. Ideal para tarefas que requerem menor esforço de compilação.
  • RISC (Reduced Instruction Set Computing): Adota um conjunto de instruções simples e rápidas, favorecendo desempenho em operações repetitivas e pipelines eficientes.

Processadores de vários núcleos e Tipos de microprocessadores (CISC e RISC)

sEGUINTE

  • O Front Side Bus (FSB) conecta o processador à memória e outros componentes em sistemas antigos.
  • O HyperTransport, da AMD, oferece maior velocidade e eficiência que o FSB.
  • O QuickPath Interconnect (QPI), da Intel, substitui o FSB, proporcionando comunicação mais rápida entre o processador e outros componentes.

FBS (Front Side Bus), Hypertransport (AMD), Quickpath Interconnect (QPI-Intel)

sEGUINTE

  • A organização do sistema de E/S gerencia a comunicação entre o processador e dispositivos externos, como teclados e discos.
  • Utiliza controladores, barramentos e técnicas como interrupções e DMA (Direct Memory Access) para transferir dados de forma eficiente.

Organização do sistema de E/S